书籍介绍
本书按照开门见山、自顶向下的方式来组织内容,在介绍相关知识点之前,先告诉读者其出现的背景、本质特征以及语法,让读者不仅掌握基本语法,并能够获得深层次理解。全书内容分为13章,第1章为EDA设计与Verilog HDL语言概述;第2章为Verilog HDL基础与开发平台操作指南;第3章为Verilog HDL程序结构;第4章为Verilog HDL语言基本要素;第5章为面向综合的描述语句;第6章为面向验证和仿真的描述语句;第7章为系统任务和编译预处理语句;第8章为Verilog HDL难点解析;第9章为高级逻辑设计思想与代码风格;第10章为可综合状态机开发实例;第11章为常用逻辑的Verilog HDL实现;第12章为Xilinx硬核模块的Verilog HDL调用;第13章为RS232串口总线接口模块的设计;各章均附有一定的思考题,供读者练习和自我检查。本书语言简洁,层次清晰,以Verilog HDL语言的各方面开发为主线,遵照硬件应用系统开发的基本步骤和思路进行详细讲解,并穿插ISE开发工具的操作技巧与注意事项,具备很强的可读性、指导性和实用性。